t18x_ari.h 19 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437
  1. /*
  2. * Copyright (c) 2016-2017, ARM Limited and Contributors. All rights reserved.
  3. *
  4. * SPDX-License-Identifier: BSD-3-Clause
  5. */
  6. #ifndef T18X_ARI_H
  7. #define T18X_ARI_H
  8. /*
  9. * ----------------------------------------------------------------------------
  10. * t18x_ari.h
  11. *
  12. * Global ARI definitions.
  13. * ----------------------------------------------------------------------------
  14. */
  15. enum {
  16. TEGRA_ARI_VERSION_MAJOR = 3U,
  17. TEGRA_ARI_VERSION_MINOR = 1U,
  18. };
  19. typedef enum {
  20. /* indexes below get the core lock */
  21. TEGRA_ARI_MISC = 0U,
  22. /* index 1 is deprecated */
  23. /* index 2 is deprecated */
  24. /* index 3 is deprecated */
  25. TEGRA_ARI_ONLINE_CORE = 4U,
  26. /* indexes below need cluster lock */
  27. TEGRA_ARI_MISC_CLUSTER = 41U,
  28. TEGRA_ARI_IS_CCX_ALLOWED = 42U,
  29. TEGRA_ARI_CC3_CTRL = 43U,
  30. /* indexes below need ccplex lock */
  31. TEGRA_ARI_ENTER_CSTATE = 80U,
  32. TEGRA_ARI_UPDATE_CSTATE_INFO = 81U,
  33. TEGRA_ARI_IS_SC7_ALLOWED = 82U,
  34. /* index 83 is deprecated */
  35. TEGRA_ARI_PERFMON = 84U,
  36. TEGRA_ARI_UPDATE_CCPLEX_GSC = 85U,
  37. /* index 86 is deprecated */
  38. /* index 87 is deprecated */
  39. TEGRA_ARI_ROC_FLUSH_CACHE_ONLY = 88U,
  40. TEGRA_ARI_ROC_FLUSH_CACHE_TRBITS = 89U,
  41. TEGRA_ARI_MISC_CCPLEX = 90U,
  42. TEGRA_ARI_MCA = 91U,
  43. TEGRA_ARI_UPDATE_CROSSOVER = 92U,
  44. TEGRA_ARI_CSTATE_STATS = 93U,
  45. TEGRA_ARI_WRITE_CSTATE_STATS = 94U,
  46. TEGRA_ARI_COPY_MISCREG_AA64_RST = 95U,
  47. TEGRA_ARI_ROC_CLEAN_CACHE_ONLY = 96U,
  48. } tegra_ari_req_id_t;
  49. typedef enum {
  50. TEGRA_ARI_MISC_ECHO = 0U,
  51. TEGRA_ARI_MISC_VERSION = 1U,
  52. TEGRA_ARI_MISC_FEATURE_LEAF_0 = 2U,
  53. } tegra_ari_misc_index_t;
  54. typedef enum {
  55. TEGRA_ARI_MISC_CCPLEX_SHUTDOWN_POWER_OFF = 0U,
  56. TEGRA_ARI_MISC_CCPLEX_SHUTDOWN_REBOOT = 1U,
  57. TEGRA_ARI_MISC_CCPLEX_CORESIGHT_CG_CTRL = 2U,
  58. TEGRA_ARI_MISC_CCPLEX_EDBGREQ = 3U,
  59. } tegra_ari_misc_ccplex_index_t;
  60. typedef enum {
  61. TEGRA_ARI_CORE_C0 = 0U,
  62. TEGRA_ARI_CORE_C1 = 1U,
  63. TEGRA_ARI_CORE_C6 = 6U,
  64. TEGRA_ARI_CORE_C7 = 7U,
  65. TEGRA_ARI_CORE_WARMRSTREQ = 8U,
  66. } tegra_ari_core_sleep_state_t;
  67. typedef enum {
  68. TEGRA_ARI_CLUSTER_CC0 = 0U,
  69. TEGRA_ARI_CLUSTER_CC1 = 1U,
  70. TEGRA_ARI_CLUSTER_CC6 = 6U,
  71. TEGRA_ARI_CLUSTER_CC7 = 7U,
  72. } tegra_ari_cluster_sleep_state_t;
  73. typedef enum {
  74. TEGRA_ARI_CCPLEX_CCP0 = 0U,
  75. TEGRA_ARI_CCPLEX_CCP1 = 1U,
  76. TEGRA_ARI_CCPLEX_CCP3 = 3U, /* obsoleted */
  77. } tegra_ari_ccplex_sleep_state_t;
  78. typedef enum {
  79. TEGRA_ARI_SYSTEM_SC0 = 0U,
  80. TEGRA_ARI_SYSTEM_SC1 = 1U, /* obsoleted */
  81. TEGRA_ARI_SYSTEM_SC2 = 2U, /* obsoleted */
  82. TEGRA_ARI_SYSTEM_SC3 = 3U, /* obsoleted */
  83. TEGRA_ARI_SYSTEM_SC4 = 4U, /* obsoleted */
  84. TEGRA_ARI_SYSTEM_SC7 = 7U,
  85. TEGRA_ARI_SYSTEM_SC8 = 8U,
  86. } tegra_ari_system_sleep_state_t;
  87. typedef enum {
  88. TEGRA_ARI_CROSSOVER_C1_C6 = 0U,
  89. TEGRA_ARI_CROSSOVER_CC1_CC6 = 1U,
  90. TEGRA_ARI_CROSSOVER_CC1_CC7 = 2U,
  91. TEGRA_ARI_CROSSOVER_CCP1_CCP3 = 3U, /* obsoleted */
  92. TEGRA_ARI_CROSSOVER_CCP3_SC2 = 4U, /* obsoleted */
  93. TEGRA_ARI_CROSSOVER_CCP3_SC3 = 5U, /* obsoleted */
  94. TEGRA_ARI_CROSSOVER_CCP3_SC4 = 6U, /* obsoleted */
  95. TEGRA_ARI_CROSSOVER_CCP3_SC7 = 7U, /* obsoleted */
  96. TEGRA_ARI_CROSSOVER_SC0_SC7 = 7U,
  97. TEGRA_ARI_CROSSOVER_CCP3_SC1 = 8U, /* obsoleted */
  98. } tegra_ari_crossover_index_t;
  99. typedef enum {
  100. TEGRA_ARI_CSTATE_STATS_CLEAR = 0U,
  101. TEGRA_ARI_CSTATE_STATS_SC7_ENTRIES = 1U,
  102. TEGRA_ARI_CSTATE_STATS_SC4_ENTRIES, /* obsoleted */
  103. TEGRA_ARI_CSTATE_STATS_SC3_ENTRIES, /* obsoleted */
  104. TEGRA_ARI_CSTATE_STATS_SC2_ENTRIES, /* obsoleted */
  105. TEGRA_ARI_CSTATE_STATS_CCP3_ENTRIES, /* obsoleted */
  106. TEGRA_ARI_CSTATE_STATS_A57_CC6_ENTRIES,
  107. TEGRA_ARI_CSTATE_STATS_A57_CC7_ENTRIES,
  108. TEGRA_ARI_CSTATE_STATS_D15_CC6_ENTRIES,
  109. TEGRA_ARI_CSTATE_STATS_D15_CC7_ENTRIES,
  110. TEGRA_ARI_CSTATE_STATS_D15_0_C6_ENTRIES,
  111. TEGRA_ARI_CSTATE_STATS_D15_1_C6_ENTRIES,
  112. TEGRA_ARI_CSTATE_STATS_D15_0_C7_ENTRIES = 14U,
  113. TEGRA_ARI_CSTATE_STATS_D15_1_C7_ENTRIES,
  114. TEGRA_ARI_CSTATE_STATS_A57_0_C7_ENTRIES = 18U,
  115. TEGRA_ARI_CSTATE_STATS_A57_1_C7_ENTRIES,
  116. TEGRA_ARI_CSTATE_STATS_A57_2_C7_ENTRIES,
  117. TEGRA_ARI_CSTATE_STATS_A57_3_C7_ENTRIES,
  118. TEGRA_ARI_CSTATE_STATS_LAST_CSTATE_ENTRY_D15_0,
  119. TEGRA_ARI_CSTATE_STATS_LAST_CSTATE_ENTRY_D15_1,
  120. TEGRA_ARI_CSTATE_STATS_LAST_CSTATE_ENTRY_A57_0 = 26U,
  121. TEGRA_ARI_CSTATE_STATS_LAST_CSTATE_ENTRY_A57_1,
  122. TEGRA_ARI_CSTATE_STATS_LAST_CSTATE_ENTRY_A57_2,
  123. TEGRA_ARI_CSTATE_STATS_LAST_CSTATE_ENTRY_A57_3,
  124. } tegra_ari_cstate_stats_index_t;
  125. typedef enum {
  126. TEGRA_ARI_GSC_ALL = 0U,
  127. TEGRA_ARI_GSC_BPMP = 6U,
  128. TEGRA_ARI_GSC_APE = 7U,
  129. TEGRA_ARI_GSC_SPE = 8U,
  130. TEGRA_ARI_GSC_SCE = 9U,
  131. TEGRA_ARI_GSC_APR = 10U,
  132. TEGRA_ARI_GSC_TZRAM = 11U,
  133. TEGRA_ARI_GSC_SE = 12U,
  134. TEGRA_ARI_GSC_BPMP_TO_SPE = 16U,
  135. TEGRA_ARI_GSC_SPE_TO_BPMP = 17U,
  136. TEGRA_ARI_GSC_CPU_TZ_TO_BPMP = 18U,
  137. TEGRA_ARI_GSC_BPMP_TO_CPU_TZ = 19U,
  138. TEGRA_ARI_GSC_CPU_NS_TO_BPMP = 20U,
  139. TEGRA_ARI_GSC_BPMP_TO_CPU_NS = 21U,
  140. TEGRA_ARI_GSC_IPC_SE_SPE_SCE_BPMP = 22U,
  141. TEGRA_ARI_GSC_SC7_RESUME_FW = 23U,
  142. TEGRA_ARI_GSC_TZ_DRAM_IDX = 34U,
  143. TEGRA_ARI_GSC_VPR_IDX = 35U,
  144. } tegra_ari_gsc_index_t;
  145. /* This macro will produce enums for __name##_LSB, __name##_MSB and __name##_MSK */
  146. #define TEGRA_ARI_ENUM_MASK_LSB_MSB(__name, __lsb, __msb) __name##_LSB = __lsb, __name##_MSB = __msb
  147. typedef enum {
  148. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_UPDATE_CSTATE_INFO__CLUSTER_CSTATE, 0U, 2U),
  149. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_UPDATE_CSTATE_INFO__CLUSTER_CSTATE_PRESENT, 7U, 7U),
  150. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_UPDATE_CSTATE_INFO__CCPLEX_CSTATE, 8U, 9U),
  151. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_UPDATE_CSTATE_INFO__CCPLEX_CSTATE_PRESENT, 15U, 15U),
  152. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_UPDATE_CSTATE_INFO__SYSTEM_CSTATE, 16U, 19U),
  153. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_UPDATE_CSTATE_INFO__IGNORE_CROSSOVERS, 22U, 22U),
  154. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_UPDATE_CSTATE_INFO__SYSTEM_CSTATE_PRESENT, 23U, 23U),
  155. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_UPDATE_CSTATE_INFO__WAKE_MASK_PRESENT, 31U, 31U),
  156. } tegra_ari_update_cstate_info_bitmasks_t;
  157. typedef enum {
  158. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MISC_CCPLEX_CORESIGHT_CG_CTRL__EN, 0U, 0U),
  159. } tegra_ari_misc_ccplex_bitmasks_t;
  160. typedef enum {
  161. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_CC3_CTRL__IDLE_FREQ, 0U, 8U),
  162. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_CC3_CTRL__IDLE_VOLT, 16U, 23U),
  163. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_CC3_CTRL__ENABLE, 31U, 31U),
  164. } tegra_ari_cc3_ctrl_bitmasks_t;
  165. typedef enum {
  166. TEGRA_ARI_MCA_NOP = 0U,
  167. TEGRA_ARI_MCA_READ_SERR = 1U,
  168. TEGRA_ARI_MCA_WRITE_SERR = 2U,
  169. TEGRA_ARI_MCA_CLEAR_SERR = 4U,
  170. TEGRA_ARI_MCA_REPORT_SERR = 5U,
  171. TEGRA_ARI_MCA_READ_INTSTS = 6U,
  172. TEGRA_ARI_MCA_WRITE_INTSTS = 7U,
  173. TEGRA_ARI_MCA_READ_PREBOOT_SERR = 8U,
  174. } tegra_ari_mca_commands_t;
  175. typedef enum {
  176. TEGRA_ARI_MCA_RD_WR_DPMU = 0U,
  177. TEGRA_ARI_MCA_RD_WR_IOB = 1U,
  178. TEGRA_ARI_MCA_RD_WR_MCB = 2U,
  179. TEGRA_ARI_MCA_RD_WR_CCE = 3U,
  180. TEGRA_ARI_MCA_RD_WR_CQX = 4U,
  181. TEGRA_ARI_MCA_RD_WR_CTU = 5U,
  182. TEGRA_ARI_MCA_RD_WR_JSR_MTS = 7U,
  183. TEGRA_ARI_MCA_RD_BANK_INFO = 0x0fU,
  184. TEGRA_ARI_MCA_RD_BANK_TEMPLATE = 0x10U,
  185. TEGRA_ARI_MCA_RD_WR_SECURE_ACCESS_REGISTER = 0x11U,
  186. TEGRA_ARI_MCA_RD_WR_GLOBAL_CONFIG_REGISTER = 0x12U,
  187. } tegra_ari_mca_rd_wr_indexes_t;
  188. typedef enum {
  189. TEGRA_ARI_MCA_RD_WR_ASERRX_CTRL = 0U,
  190. TEGRA_ARI_MCA_RD_WR_ASERRX_STATUS = 1U,
  191. TEGRA_ARI_MCA_RD_WR_ASERRX_ADDR = 2U,
  192. TEGRA_ARI_MCA_RD_WR_ASERRX_MISC1 = 3U,
  193. TEGRA_ARI_MCA_RD_WR_ASERRX_MISC2 = 4U,
  194. } tegra_ari_mca_read_asserx_subindexes_t;
  195. typedef enum {
  196. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_SECURE_REGISTER_SETTING_ENABLES_NS_PERMITTED, 0U, 0U),
  197. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_SECURE_REGISTER_READING_STATUS_NS_PERMITTED, 1U, 1U),
  198. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_SECURE_REGISTER_PENDING_MCA_ERRORS_NS_PERMITTED, 2U, 2U),
  199. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_SECURE_REGISTER_CLEARING_MCA_INTERRUPTS_NS_PERMITTED, 3U, 3U),
  200. } tegra_ari_mca_secure_register_bitmasks_t;
  201. typedef enum {
  202. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR0_STAT_SERR_ERR_CODE, 0U, 15U),
  203. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR0_STAT_PWM_ERR, 16U, 16U),
  204. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR0_STAT_CRAB_ERR, 17U, 17U),
  205. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR0_STAT_RD_WR_N, 18U, 18U),
  206. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR0_STAT_UCODE_ERR, 19U, 19U),
  207. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR0_STAT_PWM, 20U, 23U),
  208. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR0_STAT_AV, 58U, 58U),
  209. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR0_STAT_MV, 59U, 59U),
  210. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR0_STAT_EN, 60U, 60U),
  211. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR0_STAT_UC, 61U, 61U),
  212. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR0_STAT_OVF, 62U, 62U),
  213. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR0_STAT_VAL, 63U, 63U),
  214. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR0_ADDR_ADDR, 0U, 41U),
  215. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR0_ADDR_UCODE_ERRCD, 42U, 52U),
  216. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR0_CTRL_EN_PWM_ERR, 0U, 0U),
  217. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR0_CTRL_EN_CRAB_ERR, 1U, 1U),
  218. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR0_CTRL_EN_UCODE_ERR, 3U, 3U),
  219. } tegra_ari_mca_aserr0_bitmasks_t;
  220. typedef enum {
  221. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_SERR_ERR_CODE, 0U, 15U),
  222. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_MSI_ERR, 16U, 16U),
  223. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_IHI_ERR, 17U, 17U),
  224. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_CRI_ERR, 18U, 18U),
  225. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_MMCRAB_ERR, 19U, 19U),
  226. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_CSI_ERR, 20U, 20U),
  227. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_RD_WR_N, 21U, 21U),
  228. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_REQ_ERRT, 22U, 23U),
  229. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_RESP_ERRT, 24U, 25U),
  230. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_AV, 58U, 58U),
  231. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_MV, 59U, 59U),
  232. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_EN, 60U, 60U),
  233. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_UC, 61U, 61U),
  234. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_OVF, 62U, 62U),
  235. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_VAL, 63U, 63U),
  236. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_AXI_ID, 0U, 7U),
  237. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_CQX_ID, 8U, 27U),
  238. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_CQX_CID, 28U, 31U),
  239. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_STAT_CQX_CMD, 32U, 35U),
  240. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_CTRL_EN_MSI_ERR, 0U, 0U),
  241. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_CTRL_EN_IHI_ERR, 1U, 1U),
  242. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_CTRL_EN_CRI_ERR, 2U, 2U),
  243. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_CTRL_EN_MMCRAB_ERR, 3U, 3U),
  244. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_CTRL_EN_CSI_ERR, 4U, 4U),
  245. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR1_MISC_ADDR, 0U, 41U),
  246. } tegra_ari_mca_aserr1_bitmasks_t;
  247. typedef enum {
  248. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR2_STAT_SERR_ERR_CODE, 0U, 15U),
  249. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR2_STAT_MC_ERR, 16U, 16U),
  250. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR2_STAT_SYSRAM_ERR, 17U, 17U),
  251. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR2_STAT_CLIENT_ID, 18U, 19U),
  252. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR2_STAT_AV, 58U, 58U),
  253. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR2_STAT_MV, 59U, 59U),
  254. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR2_STAT_EN, 60U, 60U),
  255. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR2_STAT_UC, 61U, 61U),
  256. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR2_STAT_OVF, 62U, 62U),
  257. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR2_STAT_VAL, 63U, 63U),
  258. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR2_ADDR_ID, 0U, 17U),
  259. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR2_ADDR_CMD, 18U, 21U),
  260. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR2_ADDR_ADDR, 22U, 53U),
  261. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR2_CTRL_EN_MC_ERR, 0U, 0U),
  262. } tegra_ari_mca_aserr2_bitmasks_t;
  263. typedef enum {
  264. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_STAT_SERR_ERR_CODE, 0U, 15U),
  265. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_STAT_TO_ERR, 16U, 16U),
  266. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_STAT_STAT_ERR, 17U, 17U),
  267. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_STAT_DST_ERR, 18U, 18U),
  268. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_STAT_UNC_ERR, 19U, 19U),
  269. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_STAT_MH_ERR, 20U, 20U),
  270. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_STAT_PERR, 21U, 21U),
  271. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_STAT_PSN_ERR, 22U, 22U),
  272. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_STAT_AV, 58U, 58U),
  273. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_STAT_MV, 59U, 59U),
  274. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_STAT_EN, 60U, 60U),
  275. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_STAT_UC, 61U, 61U),
  276. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_STAT_OVF, 62U, 62U),
  277. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_STAT_VAL, 63U, 63U),
  278. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_ADDR_CMD, 0U, 5U),
  279. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_ADDR_ADDR, 6U, 47U),
  280. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_MISC1_TO, 0U, 0U),
  281. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_MISC1_DIV4, 1U, 1U),
  282. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_MISC1_TLIMIT, 2U, 11U),
  283. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_MISC1_PSN_ERR_CORR_MSK, 12U, 25U),
  284. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_MISC2_MORE_INFO, 0U, 17U),
  285. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_MISC2_TO_INFO, 18U, 43U),
  286. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_MISC2_SRC, 44U, 45U),
  287. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_MISC2_TID, 46U, 52U),
  288. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_CTRL_EN_TO_ERR, 0U, 0U),
  289. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_CTRL_EN_STAT_ERR, 1U, 1U),
  290. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_CTRL_EN_DST_ERR, 2U, 2U),
  291. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_CTRL_EN_UNC_ERR, 3U, 3U),
  292. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_CTRL_EN_MH_ERR, 4U, 4U),
  293. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_CTRL_EN_PERR, 5U, 5U),
  294. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR3_CTRL_EN_PSN_ERR, 6U, 19U),
  295. } tegra_ari_mca_aserr3_bitmasks_t;
  296. typedef enum {
  297. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR4_STAT_SERR_ERR_CODE, 0U, 15U),
  298. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR4_STAT_SRC_ERR, 16U, 16U),
  299. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR4_STAT_DST_ERR, 17U, 17U),
  300. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR4_STAT_REQ_ERR, 18U, 18U),
  301. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR4_STAT_RSP_ERR, 19U, 19U),
  302. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR4_STAT_AV, 58U, 58U),
  303. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR4_STAT_MV, 59U, 59U),
  304. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR4_STAT_EN, 60U, 60U),
  305. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR4_STAT_UC, 61U, 61U),
  306. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR4_STAT_OVF, 62U, 62U),
  307. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR4_STAT_VAL, 63U, 63U),
  308. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR4_CTRL_EN_CPE_ERR, 0U, 0U),
  309. } tegra_ari_mca_aserr4_bitmasks_t;
  310. typedef enum {
  311. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR5_STAT_SERR_ERR_CODE, 0U, 15U),
  312. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR5_STAT_CTUPAR, 16U, 16U),
  313. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR5_STAT_MULTI, 17U, 17U),
  314. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR5_STAT_AV, 58U, 58U),
  315. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR5_STAT_MV, 59U, 59U),
  316. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR5_STAT_EN, 60U, 60U),
  317. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR5_STAT_UC, 61U, 61U),
  318. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR5_STAT_OVF, 62U, 62U),
  319. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR5_STAT_VAL, 63U, 63U),
  320. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR5_ADDR_SRC, 0U, 7U),
  321. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR5_ADDR_ID, 8U, 15U),
  322. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR5_ADDR_DATA, 16U, 26U),
  323. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR5_ADDR_CMD, 32U, 35U),
  324. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR5_ADDR_ADDR, 36U, 45U),
  325. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_ASERR5_CTRL_EN_CTUPAR, 0U, 0U),
  326. } tegra_ari_mca_aserr5_bitmasks_t;
  327. typedef enum {
  328. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_SERR1_STAT_SERR_ERR_CODE, 0U, 15U),
  329. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_SERR1_STAT_AV, 58U, 58U),
  330. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_SERR1_STAT_MV, 59U, 59U),
  331. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_SERR1_STAT_EN, 60U, 60U),
  332. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_SERR1_STAT_UC, 61U, 61U),
  333. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_SERR1_STAT_OVF, 62U, 62U),
  334. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_SERR1_STAT_VAL, 63U, 63U),
  335. TEGRA_ARI_ENUM_MASK_LSB_MSB(TEGRA_ARI_MCA_SERR1_ADDR_TBD_INFO, 0U, 63U),
  336. } tegra_ari_mca_serr1_bitmasks_t;
  337. #undef TEGRA_ARI_ENUM_MASK_LSB_MSB
  338. typedef enum {
  339. TEGRA_NVG_CHANNEL_PMIC = 0U,
  340. TEGRA_NVG_CHANNEL_POWER_PERF = 1U,
  341. TEGRA_NVG_CHANNEL_POWER_MODES = 2U,
  342. TEGRA_NVG_CHANNEL_WAKE_TIME = 3U,
  343. TEGRA_NVG_CHANNEL_CSTATE_INFO = 4U,
  344. TEGRA_NVG_CHANNEL_CROSSOVER_C1_C6 = 5U,
  345. TEGRA_NVG_CHANNEL_CROSSOVER_CC1_CC6 = 6U,
  346. TEGRA_NVG_CHANNEL_CROSSOVER_CC1_CC7 = 7U,
  347. TEGRA_NVG_CHANNEL_CROSSOVER_CCP1_CCP3 = 8U, /* obsoleted */
  348. TEGRA_NVG_CHANNEL_CROSSOVER_CCP3_SC2 = 9U, /* obsoleted */
  349. TEGRA_NVG_CHANNEL_CROSSOVER_CCP3_SC3 = 10U, /* obsoleted */
  350. TEGRA_NVG_CHANNEL_CROSSOVER_CCP3_SC4 = 11U, /* obsoleted */
  351. TEGRA_NVG_CHANNEL_CROSSOVER_CCP3_SC7 = 12U, /* obsoleted */
  352. TEGRA_NVG_CHANNEL_CROSSOVER_SC0_SC7 = 12U,
  353. TEGRA_NVG_CHANNEL_CSTATE_STATS_CLEAR = 13U,
  354. TEGRA_NVG_CHANNEL_CSTATE_STATS_SC7_ENTRIES = 14U,
  355. TEGRA_NVG_CHANNEL_CSTATE_STATS_SC4_ENTRIES = 15U, /* obsoleted */
  356. TEGRA_NVG_CHANNEL_CSTATE_STATS_SC3_ENTRIES = 16U, /* obsoleted */
  357. TEGRA_NVG_CHANNEL_CSTATE_STATS_SC2_ENTRIES = 17U, /* obsoleted */
  358. TEGRA_NVG_CHANNEL_CSTATE_STATS_CCP3_ENTRIES = 18U, /* obsoleted */
  359. TEGRA_NVG_CHANNEL_CSTATE_STATS_A57_CC6_ENTRIES = 19U,
  360. TEGRA_NVG_CHANNEL_CSTATE_STATS_A57_CC7_ENTRIES = 20U,
  361. TEGRA_NVG_CHANNEL_CSTATE_STATS_D15_CC6_ENTRIES = 21U,
  362. TEGRA_NVG_CHANNEL_CSTATE_STATS_D15_CC7_ENTRIES = 22U,
  363. TEGRA_NVG_CHANNEL_CSTATE_STATS_D15_0_C6_ENTRIES = 23U,
  364. TEGRA_NVG_CHANNEL_CSTATE_STATS_D15_1_C6_ENTRIES = 24U,
  365. TEGRA_NVG_CHANNEL_CSTATE_STATS_D15_2_C6_ENTRIES = 25U, /* Reserved (for Denver15 core 2) */
  366. TEGRA_NVG_CHANNEL_CSTATE_STATS_D15_3_C6_ENTRIES = 26U, /* Reserved (for Denver15 core 3) */
  367. TEGRA_NVG_CHANNEL_CSTATE_STATS_D15_0_C7_ENTRIES = 27U,
  368. TEGRA_NVG_CHANNEL_CSTATE_STATS_D15_1_C7_ENTRIES = 28U,
  369. TEGRA_NVG_CHANNEL_CSTATE_STATS_D15_2_C7_ENTRIES = 29U, /* Reserved (for Denver15 core 2) */
  370. TEGRA_NVG_CHANNEL_CSTATE_STATS_D15_3_C7_ENTRIES = 30U, /* Reserved (for Denver15 core 3) */
  371. TEGRA_NVG_CHANNEL_CSTATE_STATS_A57_0_C7_ENTRIES = 31U,
  372. TEGRA_NVG_CHANNEL_CSTATE_STATS_A57_1_C7_ENTRIES = 32U,
  373. TEGRA_NVG_CHANNEL_CSTATE_STATS_A57_2_C7_ENTRIES = 33U,
  374. TEGRA_NVG_CHANNEL_CSTATE_STATS_A57_3_C7_ENTRIES = 34U,
  375. TEGRA_NVG_CHANNEL_CSTATE_STATS_LAST_CSTATE_ENTRY_D15_0 = 35U,
  376. TEGRA_NVG_CHANNEL_CSTATE_STATS_LAST_CSTATE_ENTRY_D15_1 = 36U,
  377. TEGRA_NVG_CHANNEL_CSTATE_STATS_LAST_CSTATE_ENTRY_D15_2 = 37U, /* Reserved (for Denver15 core 2) */
  378. TEGRA_NVG_CHANNEL_CSTATE_STATS_LAST_CSTATE_ENTRY_D15_3 = 38U, /* Reserved (for Denver15 core 3) */
  379. TEGRA_NVG_CHANNEL_CSTATE_STATS_LAST_CSTATE_ENTRY_A57_0 = 39U,
  380. TEGRA_NVG_CHANNEL_CSTATE_STATS_LAST_CSTATE_ENTRY_A57_1 = 40U,
  381. TEGRA_NVG_CHANNEL_CSTATE_STATS_LAST_CSTATE_ENTRY_A57_2 = 41U,
  382. TEGRA_NVG_CHANNEL_CSTATE_STATS_LAST_CSTATE_ENTRY_A57_3 = 42U,
  383. TEGRA_NVG_CHANNEL_IS_SC7_ALLOWED = 43U,
  384. TEGRA_NVG_CHANNEL_ONLINE_CORE = 44U,
  385. TEGRA_NVG_CHANNEL_CC3_CTRL = 45U,
  386. TEGRA_NVG_CHANNEL_CROSSOVER_CCP3_SC1 = 46U, /* obsoleted */
  387. TEGRA_NVG_CHANNEL_LAST_INDEX,
  388. } tegra_nvg_channel_id_t;
  389. #endif /* T18X_ARI_H */