pfc_init_v3m.c 29 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524525526527528529530531532533534535536537538539540541542543544545546547548549550551552553554555556557558559560561562563564565566567568569570571572573574575576577578579580581582583584585586587588589590591592593594595596597598599600601602603604605606607608609610611612613614615616617618619620621622623624625626627628629630631632633634635636637638639640641642643644645646647648649650651652653654655656657658659660661662663664665666667668669670671672673674675676677678679680681682683684685686687688689690691692693694695696697698699700701702703704705706707708709710711712713714715716717718719720721722723724725726727728729730731732733734735736737738739740741742743744745746747748749750751752753754755756757758759760761762763764765766767768769770771772773774775776777778779780781782783784785786787788789790791792793794795796797798799800801802803804805806807808809810811812813814815816817818819820821822823824825826827828829830831832833834835836837838839840841842843844845846847848849850851852853854855856857858859860861862863864865866867868869870871872873874875876877878879880881882883884885886887888889890891892893894895896897898899900901902903904905906
  1. /*
  2. * Copyright (c) 2015-2019, Renesas Electronics Corporation
  3. * All rights reserved.
  4. *
  5. * SPDX-License-Identifier: BSD-3-Clause
  6. */
  7. #include <stdint.h> /* for uint32_t */
  8. #include <lib/mmio.h>
  9. #include "pfc_init_v3m.h"
  10. #include "include/rcar_def.h"
  11. #include "rcar_private.h"
  12. #include "../pfc_regs.h"
  13. /* Pin function bit */
  14. #define GPSR0_DU_EXODDF_DU_ODDF_DISP_CDE BIT(21)
  15. #define GPSR0_DU_EXVSYNC_DU_VSYNC BIT(20)
  16. #define GPSR0_DU_EXHSYNC_DU_HSYNC BIT(19)
  17. #define GPSR0_DU_DOTCLKOUT BIT(18)
  18. #define GPSR0_DU_DB7 BIT(17)
  19. #define GPSR0_DU_DB6 BIT(16)
  20. #define GPSR0_DU_DB5 BIT(15)
  21. #define GPSR0_DU_DB4 BIT(14)
  22. #define GPSR0_DU_DB3 BIT(13)
  23. #define GPSR0_DU_DB2 BIT(12)
  24. #define GPSR0_DU_DG7 BIT(11)
  25. #define GPSR0_DU_DG6 BIT(10)
  26. #define GPSR0_DU_DG5 BIT(9)
  27. #define GPSR0_DU_DG4 BIT(8)
  28. #define GPSR0_DU_DG3 BIT(7)
  29. #define GPSR0_DU_DG2 BIT(6)
  30. #define GPSR0_DU_DR7 BIT(5)
  31. #define GPSR0_DU_DR6 BIT(4)
  32. #define GPSR0_DU_DR5 BIT(3)
  33. #define GPSR0_DU_DR4 BIT(2)
  34. #define GPSR0_DU_DR3 BIT(1)
  35. #define GPSR0_DU_DR2 BIT(0)
  36. #define GPSR1_DIGRF_CLKOUT BIT(27)
  37. #define GPSR1_DIGRF_CLKIN BIT(26)
  38. #define GPSR1_CANFD_CLK BIT(25)
  39. #define GPSR1_CANFD1_RX BIT(24)
  40. #define GPSR1_CANFD1_TX BIT(23)
  41. #define GPSR1_CANFD0_RX BIT(22)
  42. #define GPSR1_CANFD0_TX BIT(21)
  43. #define GPSR1_AVB0_AVTP_CAPTURE BIT(20)
  44. #define GPSR1_AVB0_AVTP_MATCH BIT(19)
  45. #define GPSR1_AVB0_LINK BIT(18)
  46. #define GPSR1_AVB0_PHY_INT BIT(17)
  47. #define GPSR1_AVB0_MAGIC BIT(16)
  48. #define GPSR1_AVB0_MDC BIT(15)
  49. #define GPSR1_AVB0_MDIO BIT(14)
  50. #define GPSR1_AVB0_TXCREFCLK BIT(13)
  51. #define GPSR1_AVB0_TD3 BIT(12)
  52. #define GPSR1_AVB0_TD2 BIT(11)
  53. #define GPSR1_AVB0_TD1 BIT(10)
  54. #define GPSR1_AVB0_TD0 BIT(9)
  55. #define GPSR1_AVB0_TXC BIT(8)
  56. #define GPSR1_AVB0_TX_CTL BIT(7)
  57. #define GPSR1_AVB0_RD3 BIT(6)
  58. #define GPSR1_AVB0_RD2 BIT(5)
  59. #define GPSR1_AVB0_RD1 BIT(4)
  60. #define GPSR1_AVB0_RD0 BIT(3)
  61. #define GPSR1_AVB0_RXC BIT(2)
  62. #define GPSR1_AVB0_RX_CTL BIT(1)
  63. #define GPSR1_IRQ0 BIT(0)
  64. #define GPSR2_VI0_FIELD BIT(16)
  65. #define GPSR2_VI0_DATA11 BIT(15)
  66. #define GPSR2_VI0_DATA10 BIT(14)
  67. #define GPSR2_VI0_DATA9 BIT(13)
  68. #define GPSR2_VI0_DATA8 BIT(12)
  69. #define GPSR2_VI0_DATA7 BIT(11)
  70. #define GPSR2_VI0_DATA6 BIT(10)
  71. #define GPSR2_VI0_DATA5 BIT(9)
  72. #define GPSR2_VI0_DATA4 BIT(8)
  73. #define GPSR2_VI0_DATA3 BIT(7)
  74. #define GPSR2_VI0_DATA2 BIT(6)
  75. #define GPSR2_VI0_DATA1 BIT(5)
  76. #define GPSR2_VI0_DATA0 BIT(4)
  77. #define GPSR2_VI0_VSYNC_N BIT(3)
  78. #define GPSR2_VI0_HSYNC_N BIT(2)
  79. #define GPSR2_VI0_CLKENB BIT(1)
  80. #define GPSR2_VI0_CLK BIT(0)
  81. #define GPSR3_VI1_FIELD BIT(16)
  82. #define GPSR3_VI1_DATA11 BIT(15)
  83. #define GPSR3_VI1_DATA10 BIT(14)
  84. #define GPSR3_VI1_DATA9 BIT(13)
  85. #define GPSR3_VI1_DATA8 BIT(12)
  86. #define GPSR3_VI1_DATA7 BIT(11)
  87. #define GPSR3_VI1_DATA6 BIT(10)
  88. #define GPSR3_VI1_DATA5 BIT(9)
  89. #define GPSR3_VI1_DATA4 BIT(8)
  90. #define GPSR3_VI1_DATA3 BIT(7)
  91. #define GPSR3_VI1_DATA2 BIT(6)
  92. #define GPSR3_VI1_DATA1 BIT(5)
  93. #define GPSR3_VI1_DATA0 BIT(4)
  94. #define GPSR3_VI1_VSYNC_N BIT(3)
  95. #define GPSR3_VI1_HSYNC_N BIT(2)
  96. #define GPSR3_VI1_CLKENB BIT(1)
  97. #define GPSR3_VI1_CLK BIT(0)
  98. #define GPSR4_SDA2 BIT(5)
  99. #define GPSR4_SCL2 BIT(4)
  100. #define GPSR4_SDA1 BIT(3)
  101. #define GPSR4_SCL1 BIT(2)
  102. #define GPSR4_SDA0 BIT(1)
  103. #define GPSR4_SCL0 BIT(0)
  104. #define GPSR5_RPC_INT_N BIT(14)
  105. #define GPSR5_RPC_WP_N BIT(13)
  106. #define GPSR5_RPC_RESET_N BIT(12)
  107. #define GPSR5_QSPI1_SSL BIT(11)
  108. #define GPSR5_QSPI1_IO3 BIT(10)
  109. #define GPSR5_QSPI1_IO2 BIT(9)
  110. #define GPSR5_QSPI1_MISO_IO1 BIT(8)
  111. #define GPSR5_QSPI1_MOSI_IO0 BIT(7)
  112. #define GPSR5_QSPI1_SPCLK BIT(6)
  113. #define GPSR5_QSPI0_SSL BIT(5)
  114. #define GPSR5_QSPI0_IO3 BIT(4)
  115. #define GPSR5_QSPI0_IO2 BIT(3)
  116. #define GPSR5_QSPI0_MISO_IO1 BIT(2)
  117. #define GPSR5_QSPI0_MOSI_IO0 BIT(1)
  118. #define GPSR5_QSPI0_SPCLK BIT(0)
  119. #define IPSR_28_FUNC(x) ((uint32_t)(x) << 28U)
  120. #define IPSR_24_FUNC(x) ((uint32_t)(x) << 24U)
  121. #define IPSR_20_FUNC(x) ((uint32_t)(x) << 20U)
  122. #define IPSR_16_FUNC(x) ((uint32_t)(x) << 16U)
  123. #define IPSR_12_FUNC(x) ((uint32_t)(x) << 12U)
  124. #define IPSR_8_FUNC(x) ((uint32_t)(x) << 8U)
  125. #define IPSR_4_FUNC(x) ((uint32_t)(x) << 4U)
  126. #define IPSR_0_FUNC(x) ((uint32_t)(x) << 0U)
  127. #define IOCTRL30_POC_VI0_DATA5 BIT(31)
  128. #define IOCTRL30_POC_VI0_DATA4 BIT(30)
  129. #define IOCTRL30_POC_VI0_DATA3 BIT(29)
  130. #define IOCTRL30_POC_VI0_DATA2 BIT(28)
  131. #define IOCTRL30_POC_VI0_DATA1 BIT(27)
  132. #define IOCTRL30_POC_VI0_DATA0 BIT(26)
  133. #define IOCTRL30_POC_VI0_VSYNC_N BIT(25)
  134. #define IOCTRL30_POC_VI0_HSYNC_N BIT(24)
  135. #define IOCTRL30_POC_VI0_CLKENB BIT(23)
  136. #define IOCTRL30_POC_VI0_CLK BIT(22)
  137. #define IOCTRL30_POC_DU_EXODDF_DU_ODDF_DISP_CDE BIT(21)
  138. #define IOCTRL30_POC_DU_EXVSYNC_DU_VSYNC BIT(20)
  139. #define IOCTRL30_POC_DU_EXHSYNC_DU_HSYNC BIT(19)
  140. #define IOCTRL30_POC_DU_DOTCLKOUT BIT(18)
  141. #define IOCTRL30_POC_DU_DB7 BIT(17)
  142. #define IOCTRL30_POC_DU_DB6 BIT(16)
  143. #define IOCTRL30_POC_DU_DB5 BIT(15)
  144. #define IOCTRL30_POC_DU_DB4 BIT(14)
  145. #define IOCTRL30_POC_DU_DB3 BIT(13)
  146. #define IOCTRL30_POC_DU_DB2 BIT(12)
  147. #define IOCTRL30_POC_DU_DG7 BIT(11)
  148. #define IOCTRL30_POC_DU_DG6 BIT(10)
  149. #define IOCTRL30_POC_DU_DG5 BIT(9)
  150. #define IOCTRL30_POC_DU_DG4 BIT(8)
  151. #define IOCTRL30_POC_DU_DG3 BIT(7)
  152. #define IOCTRL30_POC_DU_DG2 BIT(6)
  153. #define IOCTRL30_POC_DU_DR7 BIT(5)
  154. #define IOCTRL30_POC_DU_DR6 BIT(4)
  155. #define IOCTRL30_POC_DU_DR5 BIT(3)
  156. #define IOCTRL30_POC_DU_DR4 BIT(2)
  157. #define IOCTRL30_POC_DU_DR3 BIT(1)
  158. #define IOCTRL30_POC_DU_DR2 BIT(0)
  159. #define IOCTRL31_POC_DUMMY_31 BIT(31)
  160. #define IOCTRL31_POC_DUMMY_30 BIT(30)
  161. #define IOCTRL31_POC_DUMMY_29 BIT(29)
  162. #define IOCTRL31_POC_DUMMY_28 BIT(28)
  163. #define IOCTRL31_POC_DUMMY_27 BIT(27)
  164. #define IOCTRL31_POC_DUMMY_26 BIT(26)
  165. #define IOCTRL31_POC_DUMMY_25 BIT(25)
  166. #define IOCTRL31_POC_DUMMY_24 BIT(24)
  167. #define IOCTRL31_POC_VI1_FIELD BIT(23)
  168. #define IOCTRL31_POC_VI1_DATA11 BIT(22)
  169. #define IOCTRL31_POC_VI1_DATA10 BIT(21)
  170. #define IOCTRL31_POC_VI1_DATA9 BIT(20)
  171. #define IOCTRL31_POC_VI1_DATA8 BIT(19)
  172. #define IOCTRL31_POC_VI1_DATA7 BIT(18)
  173. #define IOCTRL31_POC_VI1_DATA6 BIT(17)
  174. #define IOCTRL31_POC_VI1_DATA5 BIT(16)
  175. #define IOCTRL31_POC_VI1_DATA4 BIT(15)
  176. #define IOCTRL31_POC_VI1_DATA3 BIT(14)
  177. #define IOCTRL31_POC_VI1_DATA2 BIT(13)
  178. #define IOCTRL31_POC_VI1_DATA1 BIT(12)
  179. #define IOCTRL31_POC_VI1_DATA0 BIT(11)
  180. #define IOCTRL31_POC_VI1_VSYNC_N BIT(10)
  181. #define IOCTRL31_POC_VI1_HSYNC_N BIT(9)
  182. #define IOCTRL31_POC_VI1_CLKENB BIT(8)
  183. #define IOCTRL31_POC_VI1_CLK BIT(7)
  184. #define IOCTRL31_POC_VI0_FIELD BIT(6)
  185. #define IOCTRL31_POC_VI0_DATA11 BIT(5)
  186. #define IOCTRL31_POC_VI0_DATA10 BIT(4)
  187. #define IOCTRL31_POC_VI0_DATA9 BIT(3)
  188. #define IOCTRL31_POC_VI0_DATA8 BIT(2)
  189. #define IOCTRL31_POC_VI0_DATA7 BIT(1)
  190. #define IOCTRL31_POC_VI0_DATA6 BIT(0)
  191. #define IOCTRL32_POC2_VREF BIT(0)
  192. #define IOCTRL40_SD0TDSEL1 BIT(1)
  193. #define IOCTRL40_SD0TDSEL0 BIT(0)
  194. #define PUEN0_PUEN_VI0_CLK BIT(31)
  195. #define PUEN0_PUEN_TDI BIT(30)
  196. #define PUEN0_PUEN_TMS BIT(29)
  197. #define PUEN0_PUEN_TCK BIT(28)
  198. #define PUEN0_PUEN_TRST_N BIT(27)
  199. #define PUEN0_PUEN_IRQ0 BIT(26)
  200. #define PUEN0_PUEN_FSCLKST_N BIT(25)
  201. #define PUEN0_PUEN_EXTALR BIT(24)
  202. #define PUEN0_PUEN_PRESETOUT_N BIT(23)
  203. #define PUEN0_PUEN_DU_DOTCLKIN BIT(22)
  204. #define PUEN0_PUEN_DU_EXODDF_DU_ODDF_DISP_CDE BIT(21)
  205. #define PUEN0_PUEN_DU_EXVSYNC_DU_VSYNC BIT(20)
  206. #define PUEN0_PUEN_DU_EXHSYNC_DU_HSYNC BIT(19)
  207. #define PUEN0_PUEN_DU_DOTCLKOUT BIT(18)
  208. #define PUEN0_PUEN_DU_DB7 BIT(17)
  209. #define PUEN0_PUEN_DU_DB6 BIT(16)
  210. #define PUEN0_PUEN_DU_DB5 BIT(15)
  211. #define PUEN0_PUEN_DU_DB4 BIT(14)
  212. #define PUEN0_PUEN_DU_DB3 BIT(13)
  213. #define PUEN0_PUEN_DU_DB2 BIT(12)
  214. #define PUEN0_PUEN_DU_DG7 BIT(11)
  215. #define PUEN0_PUEN_DU_DG6 BIT(10)
  216. #define PUEN0_PUEN_DU_DG5 BIT(9)
  217. #define PUEN0_PUEN_DU_DG4 BIT(8)
  218. #define PUEN0_PUEN_DU_DG3 BIT(7)
  219. #define PUEN0_PUEN_DU_DG2 BIT(6)
  220. #define PUEN0_PUEN_DU_DR7 BIT(5)
  221. #define PUEN0_PUEN_DU_DR6 BIT(4)
  222. #define PUEN0_PUEN_DU_DR5 BIT(3)
  223. #define PUEN0_PUEN_DU_DR4 BIT(2)
  224. #define PUEN0_PUEN_DU_DR3 BIT(1)
  225. #define PUEN0_PUEN_DU_DR2 BIT(0)
  226. #define PUEN1_PUEN_VI1_DATA11 BIT(31)
  227. #define PUEN1_PUEN_VI1_DATA10 BIT(30)
  228. #define PUEN1_PUEN_VI1_DATA9 BIT(29)
  229. #define PUEN1_PUEN_VI1_DATA8 BIT(28)
  230. #define PUEN1_PUEN_VI1_DATA7 BIT(27)
  231. #define PUEN1_PUEN_VI1_DATA6 BIT(26)
  232. #define PUEN1_PUEN_VI1_DATA5 BIT(25)
  233. #define PUEN1_PUEN_VI1_DATA4 BIT(24)
  234. #define PUEN1_PUEN_VI1_DATA3 BIT(23)
  235. #define PUEN1_PUEN_VI1_DATA2 BIT(22)
  236. #define PUEN1_PUEN_VI1_DATA1 BIT(21)
  237. #define PUEN1_PUEN_VI1_DATA0 BIT(20)
  238. #define PUEN1_PUEN_VI1_VSYNC_N BIT(19)
  239. #define PUEN1_PUEN_VI1_HSYNC_N BIT(18)
  240. #define PUEN1_PUEN_VI1_CLKENB BIT(17)
  241. #define PUEN1_PUEN_VI1_CLK BIT(16)
  242. #define PUEN1_PUEN_VI0_FIELD BIT(15)
  243. #define PUEN1_PUEN_VI0_DATA11 BIT(14)
  244. #define PUEN1_PUEN_VI0_DATA10 BIT(13)
  245. #define PUEN1_PUEN_VI0_DATA9 BIT(12)
  246. #define PUEN1_PUEN_VI0_DATA8 BIT(11)
  247. #define PUEN1_PUEN_VI0_DATA7 BIT(10)
  248. #define PUEN1_PUEN_VI0_DATA6 BIT(9)
  249. #define PUEN1_PUEN_VI0_DATA5 BIT(8)
  250. #define PUEN1_PUEN_VI0_DATA4 BIT(7)
  251. #define PUEN1_PUEN_VI0_DATA3 BIT(6)
  252. #define PUEN1_PUEN_VI0_DATA2 BIT(5)
  253. #define PUEN1_PUEN_VI0_DATA1 BIT(4)
  254. #define PUEN1_PUEN_VI0_DATA0 BIT(3)
  255. #define PUEN1_PUEN_VI0_VSYNC_N BIT(2)
  256. #define PUEN1_PUEN_VI0_HSYNC_N BIT(1)
  257. #define PUEN1_PUEN_VI0_CLKENB BIT(0)
  258. #define PUEN2_PUEN_CANFD_CLK BIT(31)
  259. #define PUEN2_PUEN_CANFD1_RX BIT(30)
  260. #define PUEN2_PUEN_CANFD1_TX BIT(29)
  261. #define PUEN2_PUEN_CANFD0_RX BIT(28)
  262. #define PUEN2_PUEN_CANFD0_TX BIT(27)
  263. #define PUEN2_PUEN_AVB0_AVTP_CAPTURE BIT(26)
  264. #define PUEN2_PUEN_AVB0_AVTP_MATCH BIT(25)
  265. #define PUEN2_PUEN_AVB0_LINK BIT(24)
  266. #define PUEN2_PUEN_AVB0_PHY_INT BIT(23)
  267. #define PUEN2_PUEN_AVB0_MAGIC BIT(22)
  268. #define PUEN2_PUEN_AVB0_MDC BIT(21)
  269. #define PUEN2_PUEN_AVB0_MDIO BIT(20)
  270. #define PUEN2_PUEN_AVB0_TXCREFCLK BIT(19)
  271. #define PUEN2_PUEN_AVB0_TD3 BIT(18)
  272. #define PUEN2_PUEN_AVB0_TD2 BIT(17)
  273. #define PUEN2_PUEN_AVB0_TD1 BIT(16)
  274. #define PUEN2_PUEN_AVB0_TD0 BIT(15)
  275. #define PUEN2_PUEN_AVB0_TXC BIT(14)
  276. #define PUEN2_PUEN_AVB0_TX_CTL BIT(13)
  277. #define PUEN2_PUEN_AVB0_RD3 BIT(12)
  278. #define PUEN2_PUEN_AVB0_RD2 BIT(11)
  279. #define PUEN2_PUEN_AVB0_RD1 BIT(10)
  280. #define PUEN2_PUEN_AVB0_RD0 BIT(9)
  281. #define PUEN2_PUEN_AVB0_RXC BIT(8)
  282. #define PUEN2_PUEN_AVB0_RX_CTL BIT(7)
  283. #define PUEN2_PUEN_SDA2 BIT(6)
  284. #define PUEN2_PUEN_SCL2 BIT(5)
  285. #define PUEN2_PUEN_SDA1 BIT(4)
  286. #define PUEN2_PUEN_SCL1 BIT(3)
  287. #define PUEN2_PUEN_SDA0 BIT(2)
  288. #define PUEN2_PUEN_SCL0 BIT(1)
  289. #define PUEN2_PUEN_VI1_FIELD BIT(0)
  290. #define PUEN3_PUEN_DIGRF_CLKOUT BIT(16)
  291. #define PUEN3_PUEN_DIGRF_CLKIN BIT(15)
  292. #define PUEN3_PUEN_RPC_INT_N BIT(14)
  293. #define PUEN3_PUEN_RPC_WP_N BIT(13)
  294. #define PUEN3_PUEN_RPC_RESET_N BIT(12)
  295. #define PUEN3_PUEN_QSPI1_SSL BIT(11)
  296. #define PUEN3_PUEN_QSPI1_IO3 BIT(10)
  297. #define PUEN3_PUEN_QSPI1_IO2 BIT(9)
  298. #define PUEN3_PUEN_QSPI1_MISO_IO1 BIT(8)
  299. #define PUEN3_PUEN_QSPI1_MOSI_IO0 BIT(7)
  300. #define PUEN3_PUEN_QSPI1_SPCLK BIT(6)
  301. #define PUEN3_PUEN_QSPI0_SSL BIT(5)
  302. #define PUEN3_PUEN_QSPI0_IO3 BIT(4)
  303. #define PUEN3_PUEN_QSPI0_IO2 BIT(3)
  304. #define PUEN3_PUEN_QSPI0_MISO_IO1 BIT(2)
  305. #define PUEN3_PUEN_QSPI0_MOSI_IO0 BIT(1)
  306. #define PUEN3_PUEN_QSPI0_SPCLK BIT(0)
  307. #define PUD0_PUD_VI0_CLK BIT(31)
  308. #define PUD0_PUD_IRQ0 BIT(26)
  309. #define PUD0_PUD_FSCLKST_N BIT(25)
  310. #define PUD0_PUD_PRESETOUT_N BIT(23)
  311. #define PUD0_PUD_DU_EXODDF_DU_ODDF_DISP_CDE BIT(21)
  312. #define PUD0_PUD_DU_EXVSYNC_DU_VSYNC BIT(20)
  313. #define PUD0_PUD_DU_EXHSYNC_DU_HSYNC BIT(19)
  314. #define PUD0_PUD_DU_DOTCLKOUT BIT(18)
  315. #define PUD0_PUD_DU_DB7 BIT(17)
  316. #define PUD0_PUD_DU_DB6 BIT(16)
  317. #define PUD0_PUD_DU_DB5 BIT(15)
  318. #define PUD0_PUD_DU_DB4 BIT(14)
  319. #define PUD0_PUD_DU_DB3 BIT(13)
  320. #define PUD0_PUD_DU_DB2 BIT(12)
  321. #define PUD0_PUD_DU_DG7 BIT(11)
  322. #define PUD0_PUD_DU_DG6 BIT(10)
  323. #define PUD0_PUD_DU_DG5 BIT(9)
  324. #define PUD0_PUD_DU_DG4 BIT(8)
  325. #define PUD0_PUD_DU_DG3 BIT(7)
  326. #define PUD0_PUD_DU_DG2 BIT(6)
  327. #define PUD0_PUD_DU_DR7 BIT(5)
  328. #define PUD0_PUD_DU_DR6 BIT(4)
  329. #define PUD0_PUD_DU_DR5 BIT(3)
  330. #define PUD0_PUD_DU_DR4 BIT(2)
  331. #define PUD0_PUD_DU_DR3 BIT(1)
  332. #define PUD0_PUD_DU_DR2 BIT(0)
  333. #define PUD1_PUD_VI1_DATA11 BIT(31)
  334. #define PUD1_PUD_VI1_DATA10 BIT(30)
  335. #define PUD1_PUD_VI1_DATA9 BIT(29)
  336. #define PUD1_PUD_VI1_DATA8 BIT(28)
  337. #define PUD1_PUD_VI1_DATA7 BIT(27)
  338. #define PUD1_PUD_VI1_DATA6 BIT(26)
  339. #define PUD1_PUD_VI1_DATA5 BIT(25)
  340. #define PUD1_PUD_VI1_DATA4 BIT(24)
  341. #define PUD1_PUD_VI1_DATA3 BIT(23)
  342. #define PUD1_PUD_VI1_DATA2 BIT(22)
  343. #define PUD1_PUD_VI1_DATA1 BIT(21)
  344. #define PUD1_PUD_VI1_DATA0 BIT(20)
  345. #define PUD1_PUD_VI1_VSYNC_N BIT(19)
  346. #define PUD1_PUD_VI1_HSYNC_N BIT(18)
  347. #define PUD1_PUD_VI1_CLKENB BIT(17)
  348. #define PUD1_PUD_VI1_CLK BIT(16)
  349. #define PUD1_PUD_VI0_FIELD BIT(15)
  350. #define PUD1_PUD_VI0_DATA11 BIT(14)
  351. #define PUD1_PUD_VI0_DATA10 BIT(13)
  352. #define PUD1_PUD_VI0_DATA9 BIT(12)
  353. #define PUD1_PUD_VI0_DATA8 BIT(11)
  354. #define PUD1_PUD_VI0_DATA7 BIT(10)
  355. #define PUD1_PUD_VI0_DATA6 BIT(9)
  356. #define PUD1_PUD_VI0_DATA5 BIT(8)
  357. #define PUD1_PUD_VI0_DATA4 BIT(7)
  358. #define PUD1_PUD_VI0_DATA3 BIT(6)
  359. #define PUD1_PUD_VI0_DATA2 BIT(5)
  360. #define PUD1_PUD_VI0_DATA1 BIT(4)
  361. #define PUD1_PUD_VI0_DATA0 BIT(3)
  362. #define PUD1_PUD_VI0_VSYNC_N BIT(2)
  363. #define PUD1_PUD_VI0_HSYNC_N BIT(1)
  364. #define PUD1_PUD_VI0_CLKENB BIT(0)
  365. #define PUD2_PUD_CANFD_CLK BIT(31)
  366. #define PUD2_PUD_CANFD1_RX BIT(30)
  367. #define PUD2_PUD_CANFD1_TX BIT(29)
  368. #define PUD2_PUD_CANFD0_RX BIT(28)
  369. #define PUD2_PUD_CANFD0_TX BIT(27)
  370. #define PUD2_PUD_AVB0_AVTP_CAPTURE BIT(26)
  371. #define PUD2_PUD_AVB0_AVTP_MATCH BIT(25)
  372. #define PUD2_PUD_AVB0_LINK BIT(24)
  373. #define PUD2_PUD_AVB0_PHY_INT BIT(23)
  374. #define PUD2_PUD_AVB0_MAGIC BIT(22)
  375. #define PUD2_PUD_AVB0_MDC BIT(21)
  376. #define PUD2_PUD_AVB0_MDIO BIT(20)
  377. #define PUD2_PUD_AVB0_TXCREFCLK BIT(19)
  378. #define PUD2_PUD_AVB0_TD3 BIT(18)
  379. #define PUD2_PUD_AVB0_TD2 BIT(17)
  380. #define PUD2_PUD_AVB0_TD1 BIT(16)
  381. #define PUD2_PUD_AVB0_TD0 BIT(15)
  382. #define PUD2_PUD_AVB0_TXC BIT(14)
  383. #define PUD2_PUD_AVB0_TX_CTL BIT(13)
  384. #define PUD2_PUD_AVB0_RD3 BIT(12)
  385. #define PUD2_PUD_AVB0_RD2 BIT(11)
  386. #define PUD2_PUD_AVB0_RD1 BIT(10)
  387. #define PUD2_PUD_AVB0_RD0 BIT(9)
  388. #define PUD2_PUD_AVB0_RXC BIT(8)
  389. #define PUD2_PUD_AVB0_RX_CTL BIT(7)
  390. #define PUD2_PUD_SDA2 BIT(6)
  391. #define PUD2_PUD_SCL2 BIT(5)
  392. #define PUD2_PUD_SDA1 BIT(4)
  393. #define PUD2_PUD_SCL1 BIT(3)
  394. #define PUD2_PUD_SDA0 BIT(2)
  395. #define PUD2_PUD_SCL0 BIT(1)
  396. #define PUD2_PUD_VI1_FIELD BIT(0)
  397. #define PUD3_PUD_DIGRF_CLKOUT BIT(16)
  398. #define PUD3_PUD_DIGRF_CLKIN BIT(15)
  399. #define PUD3_PUD_RPC_INT_N BIT(14)
  400. #define PUD3_PUD_RPC_WP_N BIT(13)
  401. #define PUD3_PUD_RPC_RESET_N BIT(12)
  402. #define PUD3_PUD_QSPI1_SSL BIT(11)
  403. #define PUD3_PUD_QSPI1_IO3 BIT(10)
  404. #define PUD3_PUD_QSPI1_IO2 BIT(9)
  405. #define PUD3_PUD_QSPI1_MISO_IO1 BIT(8)
  406. #define PUD3_PUD_QSPI1_MOSI_IO0 BIT(7)
  407. #define PUD3_PUD_QSPI1_SPCLK BIT(6)
  408. #define PUD3_PUD_QSPI0_SSL BIT(5)
  409. #define PUD3_PUD_QSPI0_IO3 BIT(4)
  410. #define PUD3_PUD_QSPI0_IO2 BIT(3)
  411. #define PUD3_PUD_QSPI0_MISO_IO1 BIT(2)
  412. #define PUD3_PUD_QSPI0_MOSI_IO0 BIT(1)
  413. #define PUD3_PUD_QSPI0_SPCLK BIT(0)
  414. #define MOD_SEL0_sel_hscif0 BIT(10)
  415. #define MOD_SEL0_sel_scif1 BIT(9)
  416. #define MOD_SEL0_sel_canfd0 BIT(8)
  417. #define MOD_SEL0_sel_pwm4 BIT(7)
  418. #define MOD_SEL0_sel_pwm3 BIT(6)
  419. #define MOD_SEL0_sel_pwm2 BIT(5)
  420. #define MOD_SEL0_sel_pwm1 BIT(4)
  421. #define MOD_SEL0_sel_pwm0 BIT(3)
  422. #define MOD_SEL0_sel_rfso BIT(2)
  423. #define MOD_SEL0_sel_rsp BIT(1)
  424. #define MOD_SEL0_sel_tmu BIT(0)
  425. /* SCIF3 Registers for Dummy write */
  426. #define SCIF3_BASE (0xE6C50000U)
  427. #define SCIF3_SCFCR (SCIF3_BASE + 0x0018U)
  428. #define SCIF3_SCFDR (SCIF3_BASE + 0x001CU)
  429. #define SCFCR_DATA (0x0000U)
  430. /* Realtime module stop control */
  431. #define CPG_BASE (0xE6150000U)
  432. #define CPG_MSTPSR0 (CPG_BASE + 0x0030U)
  433. #define CPG_RMSTPCR0 (CPG_BASE + 0x0110U)
  434. #define RMSTPCR0_RTDMAC (0x00200000U)
  435. /* RT-DMAC Registers */
  436. #define RTDMAC_CH (0U) /* choose 0 to 15 */
  437. #define RTDMAC_BASE (0xFFC10000U)
  438. #define RTDMAC_RDMOR (RTDMAC_BASE + 0x0060U)
  439. #define RTDMAC_RDMCHCLR (RTDMAC_BASE + 0x0080U)
  440. #define RTDMAC_RDMSAR(x) (RTDMAC_BASE + 0x8000U + (0x80U * (x)))
  441. #define RTDMAC_RDMDAR(x) (RTDMAC_BASE + 0x8004U + (0x80U * (x)))
  442. #define RTDMAC_RDMTCR(x) (RTDMAC_BASE + 0x8008U + (0x80U * (x)))
  443. #define RTDMAC_RDMCHCR(x) (RTDMAC_BASE + 0x800CU + (0x80U * (x)))
  444. #define RTDMAC_RDMCHCRB(x) (RTDMAC_BASE + 0x801CU + (0x80U * (x)))
  445. #define RTDMAC_RDMDPBASE(x) (RTDMAC_BASE + 0x8050U + (0x80U * (x)))
  446. #define RTDMAC_DESC_BASE (RTDMAC_BASE + 0xA000U)
  447. #define RTDMAC_DESC_RDMSAR (RTDMAC_DESC_BASE + 0x0000U)
  448. #define RTDMAC_DESC_RDMDAR (RTDMAC_DESC_BASE + 0x0004U)
  449. #define RTDMAC_DESC_RDMTCR (RTDMAC_DESC_BASE + 0x0008U)
  450. #define RDMOR_DME (0x0001U) /* DMA Master Enable */
  451. #define RDMCHCR_DPM_INFINITE (0x30000000U) /* Infinite repeat mode */
  452. #define RDMCHCR_RPT_TCR (0x02000000U) /* enable to update TCR */
  453. #define RDMCHCR_TS_2 (0x00000008U) /* Word(2byte) units transfer */
  454. #define RDMCHCR_RS_AUTO (0x00000400U) /* Auto request */
  455. #define RDMCHCR_DE (0x00000001U) /* DMA Enable */
  456. #define RDMCHCRB_DRST (0x00008000U) /* Descriptor reset */
  457. #define RDMCHCRB_SLM_256 (0x00000080U) /* once in 256 clock cycle */
  458. #define RDMDPBASE_SEL_EXT (0x00000001U) /* External memory use */
  459. static void pfc_reg_write(uint32_t addr, uint32_t data)
  460. {
  461. mmio_write_32(PFC_PMMR, ~data);
  462. mmio_write_32((uintptr_t)addr, data);
  463. }
  464. static void start_rtdma0_descriptor(void)
  465. {
  466. uint32_t reg;
  467. /* Module stop clear */
  468. while ((mmio_read_32(CPG_MSTPSR0) & RMSTPCR0_RTDMAC) != 0U) {
  469. reg = mmio_read_32(CPG_RMSTPCR0);
  470. reg &= ~RMSTPCR0_RTDMAC;
  471. cpg_write(CPG_RMSTPCR0, reg);
  472. }
  473. /* Initialize ch0, Reset Descriptor */
  474. mmio_write_32(RTDMAC_RDMCHCLR, BIT(RTDMAC_CH));
  475. mmio_write_32(RTDMAC_RDMCHCRB(RTDMAC_CH), RDMCHCRB_DRST);
  476. /* Enable DMA */
  477. mmio_write_16(RTDMAC_RDMOR, RDMOR_DME);
  478. /* Set first transfer */
  479. mmio_write_32(RTDMAC_RDMSAR(RTDMAC_CH), RCAR_PRR);
  480. mmio_write_32(RTDMAC_RDMDAR(RTDMAC_CH), SCIF3_SCFDR);
  481. mmio_write_32(RTDMAC_RDMTCR(RTDMAC_CH), 0x00000001U);
  482. /* Set descriptor */
  483. mmio_write_32(RTDMAC_DESC_RDMSAR, 0x00000000U);
  484. mmio_write_32(RTDMAC_DESC_RDMDAR, 0x00000000U);
  485. mmio_write_32(RTDMAC_DESC_RDMTCR, 0x00200000U);
  486. mmio_write_32(RTDMAC_RDMCHCRB(RTDMAC_CH), RDMCHCRB_SLM_256);
  487. mmio_write_32(RTDMAC_RDMDPBASE(RTDMAC_CH), RTDMAC_DESC_BASE
  488. | RDMDPBASE_SEL_EXT);
  489. /* Set transfer parameter, Start transfer */
  490. mmio_write_32(RTDMAC_RDMCHCR(RTDMAC_CH), RDMCHCR_DPM_INFINITE
  491. | RDMCHCR_RPT_TCR
  492. | RDMCHCR_TS_2
  493. | RDMCHCR_RS_AUTO
  494. | RDMCHCR_DE);
  495. }
  496. void pfc_init_v3m(void)
  497. {
  498. /* Work around for PFC eratta */
  499. start_rtdma0_descriptor();
  500. // pin function
  501. // md[4:1]!=0000
  502. /* initialize GPIO/perihperal function select */
  503. pfc_reg_write(PFC_GPSR0, 0x00000000);
  504. pfc_reg_write(PFC_GPSR1, GPSR1_CANFD_CLK);
  505. pfc_reg_write(PFC_GPSR2, 0x00000000);
  506. pfc_reg_write(PFC_GPSR3, 0x00000000);
  507. pfc_reg_write(PFC_GPSR4, GPSR4_SDA2
  508. | GPSR4_SCL2);
  509. pfc_reg_write(PFC_GPSR5, GPSR5_QSPI1_SSL
  510. | GPSR5_QSPI1_IO3
  511. | GPSR5_QSPI1_IO2
  512. | GPSR5_QSPI1_MISO_IO1
  513. | GPSR5_QSPI1_MOSI_IO0
  514. | GPSR5_QSPI1_SPCLK
  515. | GPSR5_QSPI0_SSL
  516. | GPSR5_QSPI0_IO3
  517. | GPSR5_QSPI0_IO2
  518. | GPSR5_QSPI0_MISO_IO1
  519. | GPSR5_QSPI0_MOSI_IO0
  520. | GPSR5_QSPI0_SPCLK);
  521. /* initialize peripheral function select */
  522. pfc_reg_write(PFC_IPSR0, IPSR_28_FUNC(0)
  523. | IPSR_24_FUNC(0)
  524. | IPSR_20_FUNC(0)
  525. | IPSR_16_FUNC(0)
  526. | IPSR_12_FUNC(0)
  527. | IPSR_8_FUNC(0)
  528. | IPSR_4_FUNC(0)
  529. | IPSR_0_FUNC(0));
  530. pfc_reg_write(PFC_IPSR1, IPSR_28_FUNC(0)
  531. | IPSR_24_FUNC(0)
  532. | IPSR_20_FUNC(0)
  533. | IPSR_16_FUNC(0)
  534. | IPSR_12_FUNC(0)
  535. | IPSR_8_FUNC(0)
  536. | IPSR_4_FUNC(0)
  537. | IPSR_0_FUNC(0));
  538. pfc_reg_write(PFC_IPSR2, IPSR_28_FUNC(0)
  539. | IPSR_24_FUNC(0)
  540. | IPSR_20_FUNC(0)
  541. | IPSR_16_FUNC(0)
  542. | IPSR_12_FUNC(0)
  543. | IPSR_8_FUNC(0)
  544. | IPSR_4_FUNC(0)
  545. | IPSR_0_FUNC(0));
  546. pfc_reg_write(PFC_IPSR3, IPSR_28_FUNC(0)
  547. | IPSR_24_FUNC(0)
  548. | IPSR_20_FUNC(0)
  549. | IPSR_16_FUNC(0)
  550. | IPSR_12_FUNC(0)
  551. | IPSR_8_FUNC(0)
  552. | IPSR_4_FUNC(0)
  553. | IPSR_0_FUNC(0));
  554. pfc_reg_write(PFC_IPSR4, IPSR_28_FUNC(0)
  555. | IPSR_24_FUNC(0)
  556. | IPSR_20_FUNC(0)
  557. | IPSR_16_FUNC(0)
  558. | IPSR_12_FUNC(0)
  559. | IPSR_8_FUNC(0)
  560. | IPSR_4_FUNC(0)
  561. | IPSR_0_FUNC(0));
  562. pfc_reg_write(PFC_IPSR5, IPSR_28_FUNC(0)
  563. | IPSR_24_FUNC(0)
  564. | IPSR_20_FUNC(0)
  565. | IPSR_16_FUNC(0)
  566. | IPSR_12_FUNC(0)
  567. | IPSR_8_FUNC(0)
  568. | IPSR_4_FUNC(0)
  569. | IPSR_0_FUNC(0));
  570. pfc_reg_write(PFC_IPSR6, IPSR_28_FUNC(0)
  571. | IPSR_24_FUNC(0)
  572. | IPSR_20_FUNC(0)
  573. | IPSR_16_FUNC(0)
  574. | IPSR_12_FUNC(0)
  575. | IPSR_8_FUNC(0)
  576. | IPSR_4_FUNC(0)
  577. | IPSR_0_FUNC(0));
  578. pfc_reg_write(PFC_IPSR7, IPSR_28_FUNC(0)
  579. | IPSR_24_FUNC(4)
  580. | IPSR_20_FUNC(4)
  581. | IPSR_16_FUNC(4)
  582. | IPSR_12_FUNC(4)
  583. | IPSR_8_FUNC(0)
  584. | IPSR_4_FUNC(0)
  585. | IPSR_0_FUNC(0));
  586. pfc_reg_write(PFC_IPSR8, IPSR_28_FUNC(0)
  587. | IPSR_24_FUNC(0)
  588. | IPSR_20_FUNC(0)
  589. | IPSR_16_FUNC(4)
  590. | IPSR_12_FUNC(0)
  591. | IPSR_8_FUNC(0)
  592. | IPSR_4_FUNC(0)
  593. | IPSR_0_FUNC(0));
  594. /* initialize POC Control */
  595. pfc_reg_write(PFC_POCCTRL0, IOCTRL30_POC_VI0_DATA5
  596. | IOCTRL30_POC_VI0_DATA4
  597. | IOCTRL30_POC_VI0_DATA3
  598. | IOCTRL30_POC_VI0_DATA2
  599. | IOCTRL30_POC_VI0_DATA1
  600. | IOCTRL30_POC_VI0_DATA0
  601. | IOCTRL30_POC_VI0_VSYNC_N
  602. | IOCTRL30_POC_VI0_HSYNC_N
  603. | IOCTRL30_POC_VI0_CLKENB
  604. | IOCTRL30_POC_VI0_CLK
  605. | IOCTRL30_POC_DU_EXODDF_DU_ODDF_DISP_CDE
  606. | IOCTRL30_POC_DU_EXVSYNC_DU_VSYNC
  607. | IOCTRL30_POC_DU_EXHSYNC_DU_HSYNC
  608. | IOCTRL30_POC_DU_DOTCLKOUT
  609. | IOCTRL30_POC_DU_DB7
  610. | IOCTRL30_POC_DU_DB6
  611. | IOCTRL30_POC_DU_DB5
  612. | IOCTRL30_POC_DU_DB4
  613. | IOCTRL30_POC_DU_DB3
  614. | IOCTRL30_POC_DU_DB2
  615. | IOCTRL30_POC_DU_DG7
  616. | IOCTRL30_POC_DU_DG6
  617. | IOCTRL30_POC_DU_DG5
  618. | IOCTRL30_POC_DU_DG4
  619. | IOCTRL30_POC_DU_DG3
  620. | IOCTRL30_POC_DU_DG2
  621. | IOCTRL30_POC_DU_DR7
  622. | IOCTRL30_POC_DU_DR6
  623. | IOCTRL30_POC_DU_DR5
  624. | IOCTRL30_POC_DU_DR4
  625. | IOCTRL30_POC_DU_DR3
  626. | IOCTRL30_POC_DU_DR2);
  627. pfc_reg_write(PFC_IOCTRL31, IOCTRL31_POC_DUMMY_31
  628. | IOCTRL31_POC_DUMMY_30
  629. | IOCTRL31_POC_DUMMY_29
  630. | IOCTRL31_POC_DUMMY_28
  631. | IOCTRL31_POC_DUMMY_27
  632. | IOCTRL31_POC_DUMMY_26
  633. | IOCTRL31_POC_DUMMY_25
  634. | IOCTRL31_POC_DUMMY_24
  635. | IOCTRL31_POC_VI1_FIELD
  636. | IOCTRL31_POC_VI1_DATA11
  637. | IOCTRL31_POC_VI1_DATA10
  638. | IOCTRL31_POC_VI1_DATA9
  639. | IOCTRL31_POC_VI1_DATA8
  640. | IOCTRL31_POC_VI1_DATA7
  641. | IOCTRL31_POC_VI1_DATA6
  642. | IOCTRL31_POC_VI1_DATA5
  643. | IOCTRL31_POC_VI1_DATA4
  644. | IOCTRL31_POC_VI1_DATA3
  645. | IOCTRL31_POC_VI1_DATA2
  646. | IOCTRL31_POC_VI1_DATA1
  647. | IOCTRL31_POC_VI1_DATA0
  648. | IOCTRL31_POC_VI1_VSYNC_N
  649. | IOCTRL31_POC_VI1_HSYNC_N
  650. | IOCTRL31_POC_VI1_CLKENB
  651. | IOCTRL31_POC_VI1_CLK
  652. | IOCTRL31_POC_VI0_FIELD
  653. | IOCTRL31_POC_VI0_DATA11
  654. | IOCTRL31_POC_VI0_DATA10
  655. | IOCTRL31_POC_VI0_DATA9
  656. | IOCTRL31_POC_VI0_DATA8
  657. | IOCTRL31_POC_VI0_DATA7
  658. | IOCTRL31_POC_VI0_DATA6);
  659. pfc_reg_write(PFC_POCCTRL2, 0x00000000);
  660. pfc_reg_write(PFC_TDSELCTRL0, 0x00000000);
  661. /* initialize Pull enable */
  662. pfc_reg_write(PFC_PUEN0, PUEN0_PUEN_VI0_CLK
  663. | PUEN0_PUEN_TDI
  664. | PUEN0_PUEN_TMS
  665. | PUEN0_PUEN_TCK
  666. | PUEN0_PUEN_TRST_N
  667. | PUEN0_PUEN_IRQ0
  668. | PUEN0_PUEN_FSCLKST_N
  669. | PUEN0_PUEN_DU_EXHSYNC_DU_HSYNC
  670. | PUEN0_PUEN_DU_DOTCLKOUT
  671. | PUEN0_PUEN_DU_DB7
  672. | PUEN0_PUEN_DU_DB6
  673. | PUEN0_PUEN_DU_DB5
  674. | PUEN0_PUEN_DU_DB4
  675. | PUEN0_PUEN_DU_DB3
  676. | PUEN0_PUEN_DU_DB2
  677. | PUEN0_PUEN_DU_DG7
  678. | PUEN0_PUEN_DU_DG6
  679. | PUEN0_PUEN_DU_DG5
  680. | PUEN0_PUEN_DU_DG4
  681. | PUEN0_PUEN_DU_DG3
  682. | PUEN0_PUEN_DU_DG2
  683. | PUEN0_PUEN_DU_DR7
  684. | PUEN0_PUEN_DU_DR6
  685. | PUEN0_PUEN_DU_DR5
  686. | PUEN0_PUEN_DU_DR4
  687. | PUEN0_PUEN_DU_DR3
  688. | PUEN0_PUEN_DU_DR2);
  689. pfc_reg_write(PFC_PUEN1, PUEN1_PUEN_VI1_DATA11
  690. | PUEN1_PUEN_VI1_DATA10
  691. | PUEN1_PUEN_VI1_DATA9
  692. | PUEN1_PUEN_VI1_DATA8
  693. | PUEN1_PUEN_VI1_DATA7
  694. | PUEN1_PUEN_VI1_DATA6
  695. | PUEN1_PUEN_VI1_DATA5
  696. | PUEN1_PUEN_VI1_DATA4
  697. | PUEN1_PUEN_VI1_DATA3
  698. | PUEN1_PUEN_VI1_DATA2
  699. | PUEN1_PUEN_VI1_DATA1
  700. | PUEN1_PUEN_VI1_DATA0
  701. | PUEN1_PUEN_VI1_VSYNC_N
  702. | PUEN1_PUEN_VI1_HSYNC_N
  703. | PUEN1_PUEN_VI1_CLKENB
  704. | PUEN1_PUEN_VI1_CLK
  705. | PUEN1_PUEN_VI0_DATA11
  706. | PUEN1_PUEN_VI0_DATA10
  707. | PUEN1_PUEN_VI0_DATA9
  708. | PUEN1_PUEN_VI0_DATA8
  709. | PUEN1_PUEN_VI0_DATA7
  710. | PUEN1_PUEN_VI0_DATA6
  711. | PUEN1_PUEN_VI0_DATA5
  712. | PUEN1_PUEN_VI0_DATA4
  713. | PUEN1_PUEN_VI0_DATA3
  714. | PUEN1_PUEN_VI0_DATA2
  715. | PUEN1_PUEN_VI0_DATA1);
  716. pfc_reg_write(PFC_PUEN2, PUEN2_PUEN_CANFD_CLK
  717. | PUEN2_PUEN_CANFD1_RX
  718. | PUEN2_PUEN_CANFD1_TX
  719. | PUEN2_PUEN_CANFD0_RX
  720. | PUEN2_PUEN_CANFD0_TX
  721. | PUEN2_PUEN_AVB0_AVTP_CAPTURE
  722. | PUEN2_PUEN_AVB0_AVTP_MATCH
  723. | PUEN2_PUEN_AVB0_LINK
  724. | PUEN2_PUEN_AVB0_PHY_INT
  725. | PUEN2_PUEN_AVB0_MAGIC
  726. | PUEN2_PUEN_AVB0_TXCREFCLK
  727. | PUEN2_PUEN_AVB0_TD3
  728. | PUEN2_PUEN_AVB0_TD2
  729. | PUEN2_PUEN_AVB0_TD1
  730. | PUEN2_PUEN_AVB0_TD0
  731. | PUEN2_PUEN_AVB0_TXC
  732. | PUEN2_PUEN_AVB0_TX_CTL
  733. | PUEN2_PUEN_AVB0_RD3
  734. | PUEN2_PUEN_AVB0_RD2
  735. | PUEN2_PUEN_AVB0_RD1
  736. | PUEN2_PUEN_AVB0_RD0
  737. | PUEN2_PUEN_AVB0_RXC
  738. | PUEN2_PUEN_AVB0_RX_CTL
  739. | PUEN2_PUEN_VI1_FIELD);
  740. pfc_reg_write(PFC_PUEN3, PUEN3_PUEN_DIGRF_CLKOUT
  741. | PUEN3_PUEN_DIGRF_CLKIN);
  742. /* initialize PUD Control */
  743. pfc_reg_write(PFC_PUD0, PUD0_PUD_VI0_CLK
  744. | PUD0_PUD_IRQ0
  745. | PUD0_PUD_FSCLKST_N
  746. | PUD0_PUD_DU_EXODDF_DU_ODDF_DISP_CDE
  747. | PUD0_PUD_DU_EXVSYNC_DU_VSYNC
  748. | PUD0_PUD_DU_EXHSYNC_DU_HSYNC
  749. | PUD0_PUD_DU_DOTCLKOUT
  750. | PUD0_PUD_DU_DB7
  751. | PUD0_PUD_DU_DB6
  752. | PUD0_PUD_DU_DB5
  753. | PUD0_PUD_DU_DB4
  754. | PUD0_PUD_DU_DB3
  755. | PUD0_PUD_DU_DB2
  756. | PUD0_PUD_DU_DG7
  757. | PUD0_PUD_DU_DG6
  758. | PUD0_PUD_DU_DG5
  759. | PUD0_PUD_DU_DG4
  760. | PUD0_PUD_DU_DG3
  761. | PUD0_PUD_DU_DG2
  762. | PUD0_PUD_DU_DR7
  763. | PUD0_PUD_DU_DR6
  764. | PUD0_PUD_DU_DR5
  765. | PUD0_PUD_DU_DR4
  766. | PUD0_PUD_DU_DR3
  767. | PUD0_PUD_DU_DR2);
  768. pfc_reg_write(PFC_PUD1, PUD1_PUD_VI1_DATA11
  769. | PUD1_PUD_VI1_DATA10
  770. | PUD1_PUD_VI1_DATA9
  771. | PUD1_PUD_VI1_DATA8
  772. | PUD1_PUD_VI1_DATA7
  773. | PUD1_PUD_VI1_DATA6
  774. | PUD1_PUD_VI1_DATA5
  775. | PUD1_PUD_VI1_DATA4
  776. | PUD1_PUD_VI1_DATA3
  777. | PUD1_PUD_VI1_DATA2
  778. | PUD1_PUD_VI1_DATA1
  779. | PUD1_PUD_VI1_DATA0
  780. | PUD1_PUD_VI1_VSYNC_N
  781. | PUD1_PUD_VI1_HSYNC_N
  782. | PUD1_PUD_VI1_CLKENB
  783. | PUD1_PUD_VI1_CLK
  784. | PUD1_PUD_VI0_DATA11
  785. | PUD1_PUD_VI0_DATA10
  786. | PUD1_PUD_VI0_DATA9
  787. | PUD1_PUD_VI0_DATA8
  788. | PUD1_PUD_VI0_DATA7
  789. | PUD1_PUD_VI0_DATA6
  790. | PUD1_PUD_VI0_DATA5
  791. | PUD1_PUD_VI0_DATA4
  792. | PUD1_PUD_VI0_DATA3
  793. | PUD1_PUD_VI0_DATA2
  794. | PUD1_PUD_VI0_DATA1
  795. | PUD1_PUD_VI0_DATA0
  796. | PUD1_PUD_VI0_VSYNC_N
  797. | PUD1_PUD_VI0_HSYNC_N
  798. | PUD1_PUD_VI0_CLKENB);
  799. pfc_reg_write(PFC_PUD2, PUD2_PUD_CANFD_CLK
  800. | PUD2_PUD_CANFD1_RX
  801. | PUD2_PUD_CANFD1_TX
  802. | PUD2_PUD_CANFD0_RX
  803. | PUD2_PUD_CANFD0_TX
  804. | PUD2_PUD_AVB0_AVTP_CAPTURE
  805. | PUD2_PUD_VI1_FIELD);
  806. pfc_reg_write(PFC_PUD3, PUD3_PUD_DIGRF_CLKOUT
  807. | PUD3_PUD_DIGRF_CLKIN);
  808. /* initialize Module Select */
  809. pfc_reg_write(PFC_MOD_SEL0, 0x00000000);
  810. // gpio
  811. /* initialize positive/negative logic select */
  812. mmio_write_32(GPIO_POSNEG0, 0x00000000U);
  813. mmio_write_32(GPIO_POSNEG1, 0x00000000U);
  814. mmio_write_32(GPIO_POSNEG2, 0x00000000U);
  815. mmio_write_32(GPIO_POSNEG3, 0x00000000U);
  816. mmio_write_32(GPIO_POSNEG4, 0x00000000U);
  817. mmio_write_32(GPIO_POSNEG5, 0x00000000U);
  818. /* initialize general IO/interrupt switching */
  819. mmio_write_32(GPIO_IOINTSEL0, 0x00000000U);
  820. mmio_write_32(GPIO_IOINTSEL1, 0x00000000U);
  821. mmio_write_32(GPIO_IOINTSEL2, 0x00000000U);
  822. mmio_write_32(GPIO_IOINTSEL3, 0x00000000U);
  823. mmio_write_32(GPIO_IOINTSEL4, 0x00000000U);
  824. mmio_write_32(GPIO_IOINTSEL5, 0x00000000U);
  825. /* initialize general output register */
  826. mmio_write_32(GPIO_OUTDT0, 0x00000000U);
  827. mmio_write_32(GPIO_OUTDT1, 0x00000000U);
  828. mmio_write_32(GPIO_OUTDT2, 0x00000000U);
  829. mmio_write_32(GPIO_OUTDT3, 0x00000000U);
  830. mmio_write_32(GPIO_OUTDT4, 0x00000000U);
  831. mmio_write_32(GPIO_OUTDT5, 0x00000000U);
  832. /* initialize general input/output switching */
  833. mmio_write_32(GPIO_INOUTSEL0, 0x00000000U);
  834. mmio_write_32(GPIO_INOUTSEL1, 0x00000000U);
  835. mmio_write_32(GPIO_INOUTSEL2, 0x00000000U);
  836. mmio_write_32(GPIO_INOUTSEL3, 0x00000000U);
  837. mmio_write_32(GPIO_INOUTSEL4, 0x00000000U);
  838. mmio_write_32(GPIO_INOUTSEL5, 0x00000000U);
  839. }