mtgpio.h 4.2 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154
  1. /*
  2. * Copyright (c) 2019, MediaTek Inc. All rights reserved.
  3. *
  4. * SPDX-License-Identifier: BSD-3-Clause
  5. */
  6. #ifndef MT_GPIO_H
  7. #define MT_GPIO_H
  8. #include <stdint.h>
  9. #include <plat/common/common_def.h>
  10. /* Error Code No. */
  11. #define RSUCCESS 0
  12. #define ERACCESS 1
  13. #define ERINVAL 2
  14. #define ERWRAPPER 3
  15. #define MAX_GPIO_PIN MT_GPIO_BASE_MAX
  16. /* Enumeration for GPIO pin */
  17. typedef enum GPIO_PIN {
  18. GPIO_UNSUPPORTED = -1,
  19. GPIO0, GPIO1, GPIO2, GPIO3, GPIO4, GPIO5, GPIO6, GPIO7,
  20. GPIO8, GPIO9, GPIO10, GPIO11, GPIO12, GPIO13, GPIO14, GPIO15,
  21. GPIO16, GPIO17, GPIO18, GPIO19, GPIO20, GPIO21, GPIO22, GPIO23,
  22. GPIO24, GPIO25, GPIO26, GPIO27, GPIO28, GPIO29, GPIO30, GPIO31,
  23. GPIO32, GPIO33, GPIO34, GPIO35, GPIO36, GPIO37, GPIO38, GPIO39,
  24. GPIO40, GPIO41, GPIO42, GPIO43, GPIO44, GPIO45, GPIO46, GPIO47,
  25. GPIO48, GPIO49, GPIO50, GPIO51, GPIO52, GPIO53, GPIO54, GPIO55,
  26. GPIO56, GPIO57, GPIO58, GPIO59, GPIO60, GPIO61, GPIO62, GPIO63,
  27. GPIO64, GPIO65, GPIO66, GPIO67, GPIO68, GPIO69, GPIO70, GPIO71,
  28. GPIO72, GPIO73, GPIO74, GPIO75, GPIO76, GPIO77, GPIO78, GPIO79,
  29. GPIO80, GPIO81, GPIO82, GPIO83, GPIO84, GPIO85, GPIO86, GPIO87,
  30. GPIO88, GPIO89, GPIO90, GPIO91, GPIO92, GPIO93, GPIO94, GPIO95,
  31. GPIO96, GPIO97, GPIO98, GPIO99, GPIO100, GPIO101, GPIO102, GPIO103,
  32. GPIO104, GPIO105, GPIO106, GPIO107, GPIO108, GPIO109, GPIO110, GPIO111,
  33. GPIO112, GPIO113, GPIO114, GPIO115, GPIO116, GPIO117, GPIO118, GPIO119,
  34. GPIO120, GPIO121, GPIO122, GPIO123, GPIO124, GPIO125, GPIO126, GPIO127,
  35. GPIO128, GPIO129, GPIO130, GPIO131, GPIO132, GPIO133, GPIO134, GPIO135,
  36. GPIO136, GPIO137, GPIO138, GPIO139, GPIO140, GPIO141, GPIO142, GPIO143,
  37. GPIO144, GPIO145, GPIO146, GPIO147, GPIO148, GPIO149, GPIO150, GPIO151,
  38. GPIO152, GPIO153, GPIO154, GPIO155, GPIO156, GPIO157, GPIO158, GPIO159,
  39. GPIO160, GPIO161, GPIO162, GPIO163, GPIO164, GPIO165, GPIO166, GPIO167,
  40. GPIO168, GPIO169, GPIO170, GPIO171, GPIO172, GPIO173, GPIO174, GPIO175,
  41. GPIO176, GPIO177, GPIO178, GPIO179,
  42. MT_GPIO_BASE_MAX
  43. } GPIO_PIN;
  44. /* GPIO MODE CONTROL VALUE*/
  45. typedef enum {
  46. GPIO_MODE_UNSUPPORTED = -1,
  47. GPIO_MODE_GPIO = 0,
  48. GPIO_MODE_00 = 0,
  49. GPIO_MODE_01,
  50. GPIO_MODE_02,
  51. GPIO_MODE_03,
  52. GPIO_MODE_04,
  53. GPIO_MODE_05,
  54. GPIO_MODE_06,
  55. GPIO_MODE_07,
  56. GPIO_MODE_MAX,
  57. GPIO_MODE_DEFAULT = GPIO_MODE_00,
  58. } GPIO_MODE;
  59. /* GPIO DIRECTION */
  60. typedef enum {
  61. GPIO_DIR_UNSUPPORTED = -1,
  62. GPIO_DIR_OUT = 0,
  63. GPIO_DIR_IN = 1,
  64. GPIO_DIR_MAX,
  65. GPIO_DIR_DEFAULT = GPIO_DIR_IN,
  66. } GPIO_DIR;
  67. /* GPIO PULL ENABLE*/
  68. typedef enum {
  69. GPIO_PULL_EN_UNSUPPORTED = -1,
  70. GPIO_PULL_DISABLE = 0,
  71. GPIO_PULL_ENABLE = 1,
  72. GPIO_PULL_ENABLE_R0 = 2,
  73. GPIO_PULL_ENABLE_R1 = 3,
  74. GPIO_PULL_ENABLE_R0R1 = 4,
  75. GPIO_PULL_EN_MAX,
  76. GPIO_PULL_EN_DEFAULT = GPIO_PULL_ENABLE,
  77. } GPIO_PULL_EN;
  78. /* GPIO PULL-UP/PULL-DOWN*/
  79. typedef enum {
  80. GPIO_PULL_UNSUPPORTED = -1,
  81. GPIO_PULL_NONE = 0,
  82. GPIO_PULL_UP = 1,
  83. GPIO_PULL_DOWN = 2,
  84. GPIO_PULL_MAX,
  85. GPIO_PULL_DEFAULT = GPIO_PULL_DOWN
  86. } GPIO_PULL;
  87. /* GPIO OUTPUT */
  88. typedef enum {
  89. GPIO_OUT_UNSUPPORTED = -1,
  90. GPIO_OUT_ZERO = 0,
  91. GPIO_OUT_ONE = 1,
  92. GPIO_OUT_MAX,
  93. GPIO_OUT_DEFAULT = GPIO_OUT_ZERO,
  94. GPIO_DATA_OUT_DEFAULT = GPIO_OUT_ZERO, /*compatible with DCT*/
  95. } GPIO_OUT;
  96. /* GPIO INPUT */
  97. typedef enum {
  98. GPIO_IN_UNSUPPORTED = -1,
  99. GPIO_IN_ZERO = 0,
  100. GPIO_IN_ONE = 1,
  101. GPIO_IN_MAX,
  102. } GPIO_IN;
  103. typedef struct {
  104. uint32_t val;
  105. uint32_t set;
  106. uint32_t rst;
  107. uint32_t _align1;
  108. } VAL_REGS;
  109. typedef struct {
  110. VAL_REGS dir[6]; /*0x0000 ~ 0x005F: 96 bytes */
  111. uint8_t rsv00[160]; /*0x0060 ~ 0x00FF: 160 bytes */
  112. VAL_REGS dout[6]; /*0x0100 ~ 0x015F: 96 bytes */
  113. uint8_t rsv01[160]; /*0x0160 ~ 0x01FF: 160 bytes */
  114. VAL_REGS din[6]; /*0x0200 ~ 0x025F: 96 bytes */
  115. uint8_t rsv02[160]; /*0x0260 ~ 0x02FF: 160 bytes */
  116. VAL_REGS mode[23]; /*0x0300 ~ 0x046F: 368 bytes */
  117. } GPIO_REGS;
  118. /* GPIO Driver interface */
  119. /*direction*/
  120. void mt_set_gpio_dir(int gpio, int direction);
  121. int mt_get_gpio_dir(int gpio);
  122. /*pull select*/
  123. void mt_set_gpio_pull(int gpio, int pull);
  124. int mt_get_gpio_pull(int gpio);
  125. /*input/output*/
  126. void mt_set_gpio_out(int gpio, int value);
  127. int mt_get_gpio_out(int gpio);
  128. int mt_get_gpio_in(int gpio);
  129. /*mode control*/
  130. void mt_set_gpio_mode(int gpio, int mode);
  131. int mt_get_gpio_mode(int gpio);
  132. #endif /* MT_GPIO_H */