2
0

0720-arch-mips-ralink-add-i2c-clocks.patch 2.6 KB

12345678910111213141516171819202122232425262728293031323334353637383940414243444546474849505152535455565758596061626364656667
  1. --- a/arch/mips/ralink/mt7620.c
  2. +++ b/arch/mips/ralink/mt7620.c
  3. @@ -513,6 +513,7 @@ void __init ralink_clk_init(void)
  4. unsigned long sys_rate;
  5. unsigned long dram_rate;
  6. unsigned long periph_rate;
  7. + unsigned long pcmi2s_rate;
  8. xtal_rate = mt7620_get_xtal_rate();
  9. @@ -527,6 +528,7 @@ void __init ralink_clk_init(void)
  10. cpu_rate = MHZ(575);
  11. dram_rate = sys_rate = cpu_rate / 3;
  12. periph_rate = MHZ(40);
  13. + pcmi2s_rate = MHZ(480);
  14. ralink_clk_add("10000d00.uartlite", periph_rate);
  15. ralink_clk_add("10000e00.uartlite", periph_rate);
  16. @@ -538,6 +540,7 @@ void __init ralink_clk_init(void)
  17. dram_rate = mt7620_get_dram_rate(pll_rate);
  18. sys_rate = mt7620_get_sys_rate(cpu_rate);
  19. periph_rate = mt7620_get_periph_rate(xtal_rate);
  20. + pcmi2s_rate = periph_rate;
  21. pr_debug(RFMT("XTAL") RFMT("CPU_PLL") RFMT("PLL"),
  22. RINT(xtal_rate), RFRAC(xtal_rate),
  23. @@ -559,6 +562,8 @@ void __init ralink_clk_init(void)
  24. ralink_clk_add("cpu", cpu_rate);
  25. ralink_clk_add("10000100.timer", periph_rate);
  26. ralink_clk_add("10000120.watchdog", periph_rate);
  27. + ralink_clk_add("10000900.i2c", periph_rate);
  28. + ralink_clk_add("10000a00.i2s", pcmi2s_rate);
  29. ralink_clk_add("10000b00.spi", sys_rate);
  30. ralink_clk_add("10000b40.spi", sys_rate);
  31. ralink_clk_add("10000c00.uartlite", periph_rate);
  32. --- a/arch/mips/ralink/rt288x.c
  33. +++ b/arch/mips/ralink/rt288x.c
  34. @@ -75,6 +75,7 @@ void __init ralink_clk_init(void)
  35. ralink_clk_add("300100.timer", cpu_rate / 2);
  36. ralink_clk_add("300120.watchdog", cpu_rate / 2);
  37. ralink_clk_add("300500.uart", cpu_rate / 2);
  38. + ralink_clk_add("300900.i2c", cpu_rate / 2);
  39. ralink_clk_add("300c00.uartlite", cpu_rate / 2);
  40. ralink_clk_add("400000.ethernet", cpu_rate / 2);
  41. ralink_clk_add("480000.wmac", wmac_rate);
  42. --- a/arch/mips/ralink/rt305x.c
  43. +++ b/arch/mips/ralink/rt305x.c
  44. @@ -200,6 +200,8 @@ void __init ralink_clk_init(void)
  45. ralink_clk_add("cpu", cpu_rate);
  46. ralink_clk_add("sys", sys_rate);
  47. + ralink_clk_add("10000900.i2c", uart_rate);
  48. + ralink_clk_add("10000a00.i2s", uart_rate);
  49. ralink_clk_add("10000b00.spi", sys_rate);
  50. ralink_clk_add("10000b40.spi", sys_rate);
  51. ralink_clk_add("10000100.timer", wdt_rate);
  52. --- a/arch/mips/ralink/rt3883.c
  53. +++ b/arch/mips/ralink/rt3883.c
  54. @@ -108,6 +108,8 @@ void __init ralink_clk_init(void)
  55. ralink_clk_add("10000100.timer", sys_rate);
  56. ralink_clk_add("10000120.watchdog", sys_rate);
  57. ralink_clk_add("10000500.uart", 40000000);
  58. + ralink_clk_add("10000900.i2c", 40000000);
  59. + ralink_clk_add("10000a00.i2s", 40000000);
  60. ralink_clk_add("10000b00.spi", sys_rate);
  61. ralink_clk_add("10000b40.spi", sys_rate);
  62. ralink_clk_add("10000c00.uartlite", 40000000);